課程資訊
課程名稱
邏輯電路
LOGIC CIRCUIT DESIGN 
開課學期
96-1 
授課對象
學程  光機電系統學程  
授課教師
黃乾綱 
課號
ESOE2004 
課程識別碼
505 21520 
班次
 
學分
全/半年
半年 
必/選修
選修 
上課時間
星期五2,3,4(9:10~12:10) 
上課地點
工科207 
備註
總人數上限:56人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/961_505_21520 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

1. 邏輯系統介紹 (Introduction to digital systems)
2. 二進位系統 (Binary number systems)
3. 布林、交換代數與邏輯簡化(Boolean, switching algebra and logic
simplification)
4. 組合邏緝電路設計 (Design of combinational switching circuits)
5. 同步序向邏輯電路設計 (Synchronous sequential circuits)
6. 非同步序向邏輯電路設計 (Asynchronous sequential circuits)
7. 類比系統介面 (Interface to analog world)
8. 大型邏輯系統設計 (Large-scale system design)

Textbook: Digital Design (4th Edition)
by M. Morris Mano (Author), Michael D. Ciletti (Author)
Publisher: Prentice Hall; 4 edition (December 15, 2006)  

課程目標
教授邏輯電路中之各種基本觀念,包含邏輯系統、二進位運算、組合
邏輯與序向邏輯、及數位系統設計流程。 
課程要求
 
預期每週課後學習時數
 
Office Hours
 
指定閱讀
 
參考書目
 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
作業 
33% 
 
2. 
期中考 
33% 
 
3. 
期末考 
34% 
 
 
課程進度
週次
日期
單元主題
第1週
09/21  課程內容簡介<br>Chapter 1. Digital Systems and Binary Numbers 
第2週
09/28  Chapter 1. Digital Systems and Binary Numbers 
第3週
10/05  Chapter 2. Boolean Algebra and Logic Gates 
第4週
10/12  Chapter 2. Boolean Algebra and Logic Gates 
第5週
10/19  教師出國開會 
第6週
10/26  Chapter 3. Gate-Level Minimization 
第7週
11/02  Chapter 3. Gate-Level Minimization 
第8週
11/09  Introduction to Verilog and ModelSim<br>Chapter 4. Combinatorial Logic 
第9週
11/16  期中考 
第10週
11/23  Chapter 4. Combinatorial Logic 
第11週
11/30  Chapter 5. Synchronous Sequential Logic 
第12週
12/07  Chapter 5. Synchronous Sequential Logic 
第13週
12/14  Chapter 6. Registers and Counters 
第14週
12/21  Chapter 6. Registers and Counters 
第15週
12/28  Chapter 7. Memory and Programmable Logic 
第16週
01/04  Chapter 7. Memory and Programmable Logic 
第17週
01/11  Chapter 8. Design at the Register Transfer Level<br>Chapter 9. Asynchronous Sequential Logic 
第18週
01/18  期末考